长江存储推出3D NAND架构Xtacking:I/O接口速度达3Gbps
长江存储周一公布了有关其xtacking架构的关键细节,该架构将用于其即将推出的3d nand闪存芯片。该技术涉及使用两个晶圆构建nand芯片:一个晶圆包含基于电荷陷阱架构的实际闪存单元,另一个晶圆采用cmos逻辑。
传统上,nand闪存的制造商使用单一工艺技术在一个晶片上产生存储器阵列以及nand逻辑(地址解码,页面缓冲器等)。相比之下,长江存储打算使用不同的工艺技术在两个不同的晶圆上制作nand阵列和nand逻辑,然后将两个晶圆粘合在一起,使用一个额外的工艺步骤通过金属通孔将存储器阵列连接到逻辑。
xtacking架构旨在使nand获得超快的i/o接口速度,同时最大化其内存阵列的密度。
长江存储表示,其64层3d nand芯片的i/o接口速度为3gbps,比三星最新的v-nand快两倍,比主流3d nand*倍。
从理论上讲,高i/o性能将使ssd供应商能够只用较少的nand通道制作低容量ssd而不会影响性能,从而抵消了高传输率的低并行性。
此外,通过将控制逻辑定位在nand存储器阵列下方,长江存储表示xtacking架构允许最大化其3d nand容量,并最小化芯片的尺寸。
长江存储称,由于存储密度的增大可以抵消额外的逻辑晶圆成本,使用两个300毫米晶圆不会显着增加生产成本。与其他制造商一样,长江存储没有公开用于3d nand的光刻节点,只对外公布使用xmc的工厂生产内存和逻辑,并称外围逻辑晶元将使用180nm制程加工。
由于两种晶圆均采用成熟的制造技术进行加工,因此长江存储不需要非常高的混合和匹配覆盖精度来将它们粘合在一起并形成互连通孔。
一般来说,存储颗粒制造商倾向于将模具尺寸保持在较低的水平,以提高竞争力和盈利能力。对于2d nand来说,在涉及到通常的gb/mm2指标时,抛开所有复杂性和产率,较小的芯片会让晶圆成本分散在更多芯片上,进而在成本方面获胜。
而随着晶圆在化学气相沉积(cvd)机器上花费更多时间,3d nand技术变得更加复杂,因此晶圆厂加工的晶圆数量以及晶圆本身的成本不再是至关重要的指标。
尽管如此,它们对于像长江存储这样的公司来说,通过将控制逻辑放在内存数组中,使其nand密度最大化就已经足够重要了。
相关文章:
-
-
Realtek展示最新SSD主控:读取速度飙上3.5GB/s
realtek瑞昱被爱称为“小螃蟹”,大家熟知他的都是声卡、网卡产品,但是在ssd主控领域,realtek也颇有一套。 ... [阅读全文] -
支持PCIe 4.0的SSD果然猛:8GB/s、2000K IOPS
pcie 4.0规范去年10月发布,但厂商跟进的热情似乎并不高涨。 据外媒报道,microsemi近日宣布支持pcie 4.0(x8)的fla... [阅读全文] -
在今年的闪存峰会上(flash memory summit,fms 2018)上,美光确认第一方主控已经研发完成。 美光的主控来自其2015年... [阅读全文]
-
类似华硕的rog玩家国度,技嘉目前正在强力打造其高端电竞品牌aorus(玩家昵称大雕),不断进入各条产品线:主板、显卡、内存、机箱、电源、散热器... [阅读全文]
-
版权声明:本文内容由互联网用户贡献,该文观点仅代表作者本人。本站仅提供信息存储服务,不拥有所有权,不承担相关法律责任。 如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 2386932994@qq.com 举报,一经查实将立刻删除。
上一篇: 回不去的曾经有你
发表评论