欢迎您访问程序员文章站本站旨在为大家提供分享程序员计算机编程知识!
您现在的位置是: 首页  >  IT编程

VHDL: found ‘0‘ definitions of operator “+“, cannot determine exact overloaded...问题解决

程序员文章站 2022-03-07 22:01:31
目录一、问题二、解决一、问题 使用Xilinx ISE14.7编写VHDL代码时,出现以下问题:found '0' definitions of operator "+", cannot determine exact overloaded matching definition for "+" 翻译过来就是:找到运算符“+”的“0”定义,无法确定“+”的精确重载匹配定义。可能出错在某个’+‘运算,ISE无法找到该’+'左右两边的运算定义。 经过代码注释等排错手段,逐步锁定问题出在一句代码:...

一、问题

 使用Xilinx ISE14.7编写VHDL代码时,出现以下问题:

found '0' definitions of operator "+", 
cannot determine exact overloaded matching definition for "+"

翻译过来就是:找到运算符“+”的“0”定义,无法确定“+”的精确重载匹配定义。可能出错在某个’+‘运算,ISE无法找到该’+'左右两边的运算定义。
 经过代码注释等排错手段,逐步锁定问题出在一句代码:

q <= q + ‘1’;

q的定义为:

signal q: std_logic_vector(3 downto 0);

二、解决

 根据代码的错误,只需要加入

use ieee.std_logic_unsigned.all;

就可以解决问题。


原因是:在IEEE设计库的std_logic_unsigned程序包中,声明了很多“+”运算符的重载函数。
  而问题就出在缺少“+”运算符的重载函数,加入库后就完美解决了。

本文地址:https://blog.csdn.net/aruewds/article/details/111885642