欢迎您访问程序员文章站本站旨在为大家提供分享程序员计算机编程知识!
您现在的位置是: 首页  >  科技

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

程序员文章站 2022-03-23 12:57:20
在日前的2021 ieee idm(国际电子器件会议)上,intel公布、展示了在封装、晶体管、量子物理学方面的关键技术新突破,可推动摩尔定律继续发展,超越未来十年。据介绍,intel的组件研究团队致...

在日前的2021 ieee idm(国际电子器件会议)上,intel公布、展示了在封装、晶体管、量子物理学方面的关键技术新突破,可推动摩尔定律继续发展,超越未来十年。

据介绍,intel的组件研究团队致力于在三个关键领域进行创新:

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

一是通过研究核心缩放技术,在未来产品中集成更多晶体管。

intel计划通过混合键合(hybrid bonding),解决设计、制程工艺、组装难题,将封装互连密度提升10倍以上。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

今年7月的时候,intel就公布了新的foveros direct封装技术,可实现10微米以下的凸点间距,使3d堆叠的互连密度提高一个数量级。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

未来通过gaa ribbonfet晶体管、堆叠多个cmos晶体管,intel计划实现多达30-50%的逻辑电路缩放,在单位面积内容纳更多晶体管。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

后纳米时代,也就是埃米时代,intel将克服传统硅通道的限制,用只有几个原子厚度的新型材料制造晶体管,可在每个芯片上增加数百万各晶体管。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

二是新的硅技术。

比如在300毫米晶圆上首次集成基于氮化镓的功率器件、硅基cmos,实现更高效的电源技术,从而以更低损耗、更高速度为cpu供电,同时减少主板组件和占用空间。

比如利用新型铁电体材料,作为下一代嵌入式dram技术,可提供更大内存容量、更低时延读写。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

三是基于硅晶体管的量子计算、室温下进行大规模高效计算的全新器件,未来有望取代传统mosfet晶体管。

比如全球首例常温磁电自旋轨道(meso)逻辑器件,未来有可能基于纳米尺度的磁体器件制造出新型晶体管。

比如intel和比利时微电子研究中心(imec)在自旋电子材料研究方面的进展,使器件集成研究接近实现自旋电子器件的全面实用化。

比如完整的300毫米量子比特制程工艺流程,不仅可以持续缩小晶体管,还兼容cmos制造流水线。

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

- the end -

转载请注明出处:快科技